Intel关键技术新突破:晶体管缩小50%、封装密度提升10倍
在日前的2021 IEEE IDM(国际电子器件会议)上,Intel公布、展示了在封装、晶体管、量子物理学方面的关键技术新突破,可推动摩尔定律继续发展,超越未来十年。
据介绍,Intel的组件研究团队致力于在三个关键领域进行创新:

一是通过研究核心缩放技术,在未来产品中集成更多晶体管。
Intel计划通过混合键合(hybrid bonding),解决设计、制程工艺、组装难题,将封装互连密度提升10倍以上。

今年7月的时候,Intel就公布了新的Foveros Direct封装技术,可实现10微米以下的凸点间距,使3D堆叠的互连密度提高一个数量级。
未来通过GAA RibbonFET晶体管、堆叠多个CMOS晶体管,Intel计划实现多达30-50%的逻辑电路缩放,在单位面积内容纳更多晶体管。

后纳米时代,也就是埃米时代,Intel将克服传统硅通道的限制,用只有几个原子厚度的新型材料制造晶体管,可在每个芯片上增加数百万各晶体管。

二是新的硅技术。
比如在300毫米晶圆上首次集成基于氮化镓的功率器件、硅基CMOS,实现更高效的电源技术,从而以更低损耗、更高速度为CPU供电,同时减少主板组件和占用空间。
比如利用新型铁电体材料,作为下一代嵌入式DRAM技术,可提供更大内存容量、更低时延读写。

三是基于硅晶体管的量子计算、室温下进行大规模高效计算的全新器件,未来有望取代传统MOSFET晶体管。
比如全球首例常温磁电自旋轨道(MESO)逻辑器件,未来有可能基于纳米尺度的磁体器件制造出新型晶体管。
比如Intel和比利时微电子研究中心(IMEC)在自旋电子材料研究方面的进展,使器件集成研究接近实现自旋电子器件的全面实用化。
比如完整的300毫米量子比特制程工艺流程,不仅可以持续缩小晶体管,还兼容CMOS制造流水线。


作者:上方文Q来源:快科技
最新活动更多
-
精彩回顾立即查看>> 【工程师系列】汽车电子技术在线大会
-
精彩回顾立即查看>> 【北京站】2025 STM32研讨会
-
精彩回顾立即查看>> 【在线会议】英飞凌OBC解决方案——解锁未来的钥匙
-
精彩回顾立即查看>> 【工程师系列】汽车电子技术在线大会
-
精彩回顾立即查看>> 【在线研讨会】普源精电--激光原理应用与测试解决方案
-
精彩回顾立即查看>> 【在线会议】汽车腐蚀及防护的多物理场仿真
推荐专题
- 1 联想率先上调PC价格,整机终端最高涨幅超千元!
- 2 七彩虹iGame RTX 5070 Ultra OC评测:同价位颜值与散热双天花板
- 3 OpenClaw“小龙虾”,谁是盈利最强企业?
- 4 4599元起!苹果MacBook Neo来了:搭载A18 Pro芯片,刀法依然精准
- 5 荣耀Magic V6 深度体验报告:不死磕折痕,屏幕这次“亮了”
- 6 DIY工具爆款TOP10:中国人几乎承包了全球创客市场(4000字深度版)
- 7 AMD RX 9070 XT实战《生化危机安魂曲》:帧数反超RTX 5070 Ti!FSR 4体验无损光追
- 8 存储涨完,MLCC要接力了吗?
- 9 希捷银河Exos 32TB评测:机械硬盘巅峰!容量速度可靠性无可挑剔
- 10 这两年,大厂为什么都执着做硬件?


分享














发表评论
登录
手机
验证码
手机/邮箱/用户名
密码
立即登录即可访问所有OFweek服务
还不是会员?免费注册
忘记密码其他方式
请输入评论内容...
请输入评论/评论长度6~500个字
暂无评论
暂无评论